### **ELETTRONICA DIGITALE**

Corso di Laurea in Ingegneria Informatica

Prova scritta del 18 luglio 2024

#### Esercizio A



| $R1 = 1 k\Omega$          | $R2 = 10 \text{ k}\Omega$ | $R3 = 8 k\Omega$  | $R4 = 6 k\Omega$   | $R5 = 50 \Omega$           | $R7 = 1 k\Omega$ | $R8 = 8.5 \text{ k}\Omega$ |
|---------------------------|---------------------------|-------------------|--------------------|----------------------------|------------------|----------------------------|
| $R9 = 19 \text{ k}\Omega$ | $R10 = 1 k\Omega$         | $R11 = 2 k\Omega$ | $R12 = 100 \Omega$ | $R13 = 20 \text{ k}\Omega$ | Vcc = 18 V       |                            |

Q1 è un transistore MOS a canale n resistivo con  $V_T = 1$  V; Q2 è un transistore MOS a canale p resistivo con  $V_T = -1$  V; la corrente di drain in saturazione per entrambi i MOS è data da  $I_D = k(V_{GS} - V_T)^2$  con k = 0.5 mA/V<sup>2</sup>. Con riferimento al circuito in figura:

- 1) Calcolare il valore della resistenza R6 in modo che, in condizioni di riposo, la tensione sul gate di Q2 sia 9.5 V. Determinare, inoltre, il punto di riposo dei due transistori e verificarne la saturazione.
- 2) Determinare l'espressione e il valore di  $V_U/V_i$  alle frequenze per le quali i condensatori riportati nel circuito in figura possono essere considerati dei corto circuiti.

#### Esercizio B

Progettare una porta logica in tecnologia CMOS, utilizzando la tecnica della pull-up network e della pull-down network, che implementi la funzione logica:

$$Y = A \cdot \left(\overline{B} + C \cdot \overline{D}\right) + \overline{A} \cdot D$$

Determinare il numero dei transistori necessari e disegnarne lo schema completo. Dimensionare inoltre il rapporto (W/L) di tutti i transistori, assumendo, per l'inverter di base, W/L pari a 2 per il MOS a canale n e pari a 5 per quello a canale p. Si specifichino i dettagli della procedura di dimensionamento dei transistori.

## Esercizio C

| R1= 1.8 kΩ                  | $R5 = 5 k\Omega$            |
|-----------------------------|-----------------------------|
| $R2 = 3 \text{ k}\Omega$    | $R6 = 13.2 \text{ k}\Omega$ |
| $R3 = 1.32 \text{ k}\Omega$ | C = 470 nF                  |
| $R4 = 3 \text{ k}\Omega$    | $V_{CC} = 6 \text{ V}$      |



Il circuito IC1 è un NE555 alimentato a  $V_{CC} = 6$  V; Q1e Q3 hanno  $R_{on} = 0$  e  $V_{Tn} = 1$ V; Q2 ha  $R_{on} = 0$  e  $V_{Tp} = -1$ V. Gli inverter sono ideali e sono anch'essi alimentati a  $V_{CC} = 6$  V. Verificare che il circuito si comporta come un multivibratore astabile e determinare la frequenza del segnale di uscita.



# ESERCIZIO A



$$= \left[ \left[ 9.5 - \left( 18 - 10^3 I_{D_2} \right) + 1 \right]^2 =$$

$$= K[-7.5 + 10^3 I_{02}]^2 =$$

$$T_{D2} = \frac{8.5 \pm \sqrt{22.25 - 56.25}}{20^3} = \frac{8.5 \pm 4}{10^3} = \frac{1}{324} = \frac{12.5 \text{ m/s}}{1}$$

$$T_{D2} = \frac{1}{3} =$$

=) 
$$V_{652} = -4 V$$
  
 $V_{52} = 13.5V$ 

R1 = 1K2 R2 = 10K2 R3 = 8K2

R4=6KR

R5 = 50 R

RI=1K2

R8 = 8.5K2

Rg = 19K2

R10 = 1K2

R11= 2K2

R12=1001

R13 = 20K2

VCC = egV

VERIFICA SATURAZIONE: VDS2 & VGS2 - VTZ

-4.5V < -4-(-1)=-3V

 $V_{2}:\begin{cases} T_{02} = 4.5 \text{ mA} \\ V_{082} = -4.5 \text{ V} \\ V_{682} = -4 \text{ V} \\ g_{m2} = 3 \times 10^{-3} \text{ A/V} \end{cases}$ 

$$\overline{1}g = \frac{V_{G2}}{Rg} = 0.5 \text{ mB}$$

$$I_{DI} = I_4 + I_2 = 2mA$$

$$T_{G1} = \phi \Rightarrow \int T_{S1} = T_{S1}$$

$$V_{G1} = V_{CC} \frac{R_3}{R_1 + R_3} = 8V$$

MP Q1 SATURO => ID1 = K (VGS1 - VI)

VGSI = VT I JERUNE E UN NOOS E PERTANO CONDUCE PER 16324

$$R_6 = \frac{V_{54}}{T_{91}} - R_5 = 2500 - 50 = \frac{2450}{T_{91}} = \frac{R_5}{T_{91}}$$

$$Q_1: \begin{cases} Jos = 2mA \\ V_{DS1} = 4V \end{cases}$$

$$V_{GS1} = 3V$$

$$9m1 = 2 \times 10^{-3} \text{ A/V}$$

$$\int_{S_1} = (g_{m_1} \cup g_{S_1}) R_S$$

$$\int_{S_2} = (g_{m_1} \cup g_{S_1}) R_S$$

$$\int_{S_3} = (g_{m_1} \cup g_{S_1}) R_S$$

$$\int_{S_3} = (g_{m_1} \cup g_{S_2}) R_S$$

$$\int_{S_3} = (g_{m_2} \cup g_{S_2}) R_S$$

$$R_{1} + R_{2} \parallel R_{3}$$

$$\frac{20 \times 10^{3}}{20 \times 10^{3}} \frac{3 \times 10^{-3}}{3 \times 10^{-3}} \frac{4.733 \times 10^{-2}}{4.733 \times 10^{-2}} = 0.2592$$

$$\frac{Vu}{V_{1}} = R_{13} \frac{g_{m_{2}}}{R_{10}} \frac{R_{10}}{R_{10} + R_{12} + R_{13}} \frac{1}{1 + g_{m_{2}} \left[R_{10} \parallel \left(R_{12} + R_{13}\right)\right]} \frac{R_{4}}{R_{4} + R_{7} + \left(R_{8} \parallel R_{9}\right)}$$

$$0.90$$

$$0.816$$

## Esercizio B – svolgimento

$$Y = A \cdot (\overline{B} + C \cdot \overline{D}) + \overline{A} \cdot D$$
; Numero di MOS:  $(6+3) \times 2 = 18$ 







Dimensionamento della PUN, assumendo  $(W/L)_p = p = 5$ :

- $(W/L)_{1,3,5} = p = 5$
- Percorsi con 3 MOS in serie: (Q7-Q9-Q10), possibile.

$$(W/L)_{7,9,10} = x;$$
  $3 \times \frac{1}{x} = \frac{1}{p} \implies x = 3p = 15.$ 

• Percorsi con 2 MOS in serie: (Q7, Q8), possibile con Q7 già dimensionato. (Q11, Q12), possibile.

$$(W/L)_8 = y;$$
  $\frac{1}{x} + \frac{1}{y} = \frac{1}{p} \implies y = \frac{3}{2}p = 7.5.$   
 $(W/L)_{11,12} = z;$   $2 \times \frac{1}{z} = \frac{1}{p} \implies z = 2p = 10.$ 

Dimensionamento della PDN, assumendo  $(W/L)_n = n = 2$ :

- $(W/L)_{2,4,6} = n = 2$
- Percorsi con 3 MOS in serie:
  - (Q14, Q15, Q17) possibile
  - (Q14, Q15, Q18) possibile
  - (Q14, Q16, Q17) possibile
  - (Q14, Q16, Q18) impossibile:  $D \in \overline{D}$

$$(W/L)_{14,15,16,17,18} = z;$$
  $3 \times \frac{1}{w} = \frac{1}{n} \implies w = 3n = 6.$ 

- Percorsi con 2 MOS in serie:
  - (Q13, Q17) impossibile:  $A \in \overline{A}$
  - (Q13, Q18) possibile, con Q18 già dimensionato

$$(W/L)_{13} = q;$$
  $\frac{1}{q} + \frac{1}{w} = \frac{1}{n} \implies q = \frac{3}{2}n = 3.$ 

### Esercizio C – svolgimento





#### **FASE DI RESET:**



# Fase di SET: Q=1;

$$\overline{V_{G1} = 6 \text{ V}, V_{S1}} = 0 \text{ V}, V_{GS1} = 6 \text{ V} > V_{Tn} = 1 \text{ V}$$
: Q1 acceso.

$$V_{G3} = 0 \text{ V}, V_{S3} = 0 \text{ V}, V_{GS3} = 0 \text{ V} < V_{Tn} = 1 \text{ V}$$
: Q3 spento.

$$V_{G2} = 0 \text{ V}, V_{S2} = 6 \text{ V}, V_{GS2} = -6 \text{ V} < V_{Tp} = 1 \text{ V}$$
: Q2 acceso.

All'inizio della fase di SET consideriamo lo schema riportato in figura:

$$R_{thev} = R_3 ||R_6|| (R_2 + R_4) = 1 \text{ k}\Omega.$$
  $V_{thev} = \frac{R_2 + R_4}{R_2 + R_4 + (R_3 ||R_6)} V_{CC} = 5 \text{ V}.$ 

$$V_{i1} = V_{CC}/3 = 2 \text{ V};$$
  $V_{f1} = V_{thev} = 5 \text{ V};$   $V_{com1} = V_{TH} - R_1 I_1,$ 

dove: 
$$V_{TH} = (2/3)V_{CC} = 4 \text{ V}$$
,  $I_1 = \frac{V_{thev} - V_{TH}}{R_{thev}} = 1 \text{ mA}$ . Da cui:  $V_{com1} = 2.2 \text{ V}$ .

Si verifica quindi la condizione per la commutazione:  $V_{i1} < V_{com1} < V_{f1}$ : 2 V < 2.2 V < 5 V.

La resistenza vista da C durante la fase di SET:  $R_{v1} = R_{thev} + R_1 = 2.8 \text{ k}\Omega$ .

La costante di tempo caratteristica,  $\tau_1$ , della carica di C durante la fase di SET, è:

$$\tau_1 = R_{v1}C = 1316 \,\mu\text{s}.$$

La durata della fase di SET,  $T_1$ , si calcola come:

$$T_1 = \tau_1 \ln \left( \frac{V_{f1} - V_{i1}}{V_{f1} - V_{com1}} \right) = 90.795 \,\mu\text{s}.$$

## Fase di RESET: Q=0;

$$V_{G1} = 0 \text{ V}, V_{S1} = 0 \text{ V}, V_{GS1} = 0 \text{ V} < V_{Tn} = 1 \text{ V}$$
: Q1 spento.

$$V_{G3} = 6 \text{ V}, V_{S3} = 0 \text{ V}, V_{GS3} = 6 \text{ V} > V_{Tn} = 1 \text{ V}$$
: Q3 acceso.

$$V_{G2} = 6 \text{ V}, V_{S2} = 6 \text{ V}, V_{GS2} = 0 \text{ V} > V_{Tp} = 1 \text{ V}$$
: Q2 spento.

Consideriamo quindi il circuito in figura, relativo alla fase di RESET:

$$V_{i2} = V_{com1} = 2.2 \,\text{V}; \quad V_{f2} = \frac{R_5}{R_1 + R_5 + R_6} V_{CC} = 1.5 \,\text{V}; \quad V_{com2} = V_{i1} = 2 \,\text{V}.$$

Si verifica quindi la condizione di commutazione:  $V_{i2} > V_{com2} > V_{f2}$ : 2.2 V > 2 V > 1.5 V.

La resistenza vista da C durante la fase di RESET:  $R_{v2} = R_5 || (R_1 + R_6) = 3.75 \text{ k}\Omega$ .

La costante di tempo caratteristica,  $\tau_2$ , della scarica di C durante la fase di RESET, è:

$$\tau_2 = R_{v2}C = 1762.5 \,\mu\text{s}.$$

La durata della fase di RESET,  $T_2$ , si calcola come:

$$T_2 = \tau_2 \ln \left( \frac{V_{f2} - V_{i2}}{V_{f2} - V_{com2}} \right) = 593.032 \,\mu\text{s}.$$

La frequenza di oscillazione dell'astabile è  $f = \frac{1}{T_1 + T_2} = 1462.358\,\mathrm{Hz}.$